IC后端设计交流
- · 求助某个lvs问题,附图12-31
- · 求助,急!求一个faraday 0.18um,做drc,lvs的rule file12-31
- · set_min_capacitance一般在什么场合使用12-31
- · 关于两种power switch cell的一个疑问12-31
- · 请问artisan生成的ROM该如何仿真使用(如何加载初始化文件)12-31
- · 有人用过faraday的memaker来做SRAM吗,请教一下bus的问题12-31
- · 关于cross clock domain (fast to slow)的一个小问题12-31
- · primetime SI timing violation12-31
- · DC时的SDC文件如何使用mapping之后的instance name来写约束呢12-31
- · fall dff + and 构成的 icg 是如何避免毛刺的12-31
- · 有一个问题搞不懂,hold check 为什么和时钟周期无关?12-31
- · 求助:icc 做floorplan阶段的pin分配12-31
- · tap是什么意思12-31
- · 综合后网表问题12-31
- · 关于perl读取文件处理12-31
- · icc pad filler有空隙的问题12-31
- · 关于多时钟和多周期路径的setup check。12-31
- · 关于mux的clock gating check的一个问题12-31
- · max_transition violations.12-31
- · 版图工程师的前进方向是?12-31
- · 关于Leaf cell12-31
- · R请教:non_sequential checks 如何约束?12-31
- · 关于generated clock 应用场景的一个问题12-31
- · 求助: 关于DRC的 chip not covered by FRAME12-31
- · warning:Out of 14406 SDF statements, 14406 had null values12-31
栏目分类
最新文章