FPGA,CPLD和ASIC
- · dc的design ware怎么使用?11-26
- · GE和GMII接口区别11-26
- · FPGA 由低到高的发展历程11-26
- · 两个赋值块的含义及区别?11-26
- · 关于FPGA的时序问题11-26
- · verilog 调用Vhdl写的仿真模型11-26
- · 使用ISE13.1烧写XCF04S出现如下错误。11-26
- · xilinx XPS里搭个基于AXI的系统但是不用microblaze行不行?11-26
- · cf卡上电后,为什么ready信号没有拉高11-26
- · modelsim+tcl11-26
- · Spantan6 DDR311-26
- · 请问那里可以申请到xilinx得CPLD样片 (无内容)11-26
- · 有做NOC的没有?交流交流11-26
- · verilog:if...else和三目运算符的区别11-26
- · 关于赛灵思MAC核的问题11-26
- · quartus ii unused pins的设置?11-26
- · xilinx ML505 开发板上的以太网调试请教11-26
- · 使用Catapult实现C到verilog的转换时需要注意哪些问题11-26
- · 求quartusII中锁存器的用法?!11-26
- · FPGA请教高手指导11-26
- · 有限状态机和一堆counter有什么区别?11-26
- · 高级综合工具autoESL11-26
- · FPGA中IP_0/VERF_0 像这种管脚 怎么设置成普通IO11-26
- · 如何仿真程序中的ip核?11-26
- · 现在业界用的FPGA仿真工具都有什么?11-26
栏目分类
最新文章
