FPGA,CPLD和ASIC
- · 请问Spartan6的BRAM硬核位宽是多少,其他FPGA系列呢?11-27
- · nand flash的疑问11-27
- · 求帮助 bit文件不能下载到板子中去11-27
- · dump波形没有信号 急!11-27
- · 关于Xilinx V5芯片的PLL动态配置问题11-27
- · 关于跨时钟域的同步问题11-27
- · 请教一个关于FPGA时序报告的问题11-27
- · 时序约束问题11-27
- · 两个不相关的单端信号可以上一个差分对管脚么?11-27
- · 电路实测最高频率与ISE报告的最高频率差别很大,正常么?11-27
- · 32.768k时基下进行10~20k的频率测量11-27
- · FPGA输出差分时钟11-27
- · 组合逻辑与复位11-27
- · 求助啊各位,关于ISE的权限问题11-27
- · quartus13 怎么生成sdo?11-27
- · 关于ALTERA DDRIO 时序约束问题11-27
- · Linux下的Cadence出现诡异错误,求解决11-27
- · ISE14.7 VIVADO2014.4安装问题求助11-27
- · 我今天写了我生平第一个FPGA代码,遇到了问题向大神请教。11-27
- · FPGA芯片加密问题11-27
- · 关于Artisan SRAM的仿真问题11-27
- · Fitter Question11-27
- · quartus II 手动布线问题11-27
- · 虚拟内存问题11-27
- · 初学菜鸟写IP核,求指教11-27
栏目分类
最新文章
