IC后端设计交流
- · ICC 中top调用底层macro模块12-31
- · 门控时钟为不定值12-31
- · tsmc 16 ff+ process , hold margin setting12-31
- · ]求助,如何正确设置dc的set_false_path12-31
- · dbGet 中head 和 top的有什么区别12-31
- · DC 关于set_false_path的问题求助12-31
- · 请教陈涛 CTS 关于buffer invter的疑问12-31
- · 请问DC给到后端的scandef文件可以手动修改吗?12-31
- · 带invert 的mux时钟约束12-31
- · PT分析时如何设置clock uncertainty12-31
- · 请教: 做全片级的功耗分析用什么软件好?hism?nanosim?vstorm?12-31
- · IO PAD的lable打不上,LVS过不了12-31
- · 关于synopsys 综合的问题,谢谢。error:cannot test variable...12-31
- · starrc 的map文件选择12-31
- · 请问怎样将IO pad加到DC综合后网表中?12-31
- · 台积电子公司GUC上海招DFT工程师啦12-31
- · Encounter 做place时候,也会走线?12-31
- · DRC画线不在格点上12-31
- · 新人求教,关于CTS如何选择BUFFER问题12-31
- · Calibre LVS怎么处理Hcell?12-31
- · StarRC集成到Virtuoso中需要.snps_settings文件12-31
- · smic018工艺下max_trans和max_cap的设置12-31
- · icc 中做cts的时候要先把DC中生成的sdc文件修改吗?12-31
- · DC综合后,查看电路发现多了一个悬空的引脚,求解疑?12-31
- · encounter中有多个时钟,怎么做时钟树啊12-31
栏目分类
最新文章