FPGA,CPLD和ASIC
- · 什么是交错访问DDR2 ?11-27
- · ADV7441A是一款高质量、多格式视频解码器及图形数字化仪,2:1HDMI™接收器。11-27
- · ADV7842是ADV7441A的升级版本11-27
- · Spartan 6 时钟输出求教11-27
- · 为什么生成的fsdb格式的文件在nwave上查看波形,不显示底层subckt呢?11-27
- · 12864( ST7565P)液晶驱动设计,谁会的?求大神指教11-27
- · Quartus II怎样产生可直接烧录到EPCS4的bin文件?11-27
- · synopsys coreConsultant 要生成两个不同设计怎么办11-27
- · 关于状态机编写风格的一些疑问11-27
- · verilog串转并问题请教11-27
- · 海思,展讯,兆芯,数字IC设计offer该如何选择11-27
- · 谁有mentor的calibre软件?11-27
- · ISE14.x的MIG做DDR3控制器11-27
- · ISE综合VHDL时报错 “Second argument of write must have a constant value”11-27
- · modelsim仿真问题11-27
- · 关于数字IC设计与FPGA设计的区别11-27
- · 请教达人帮我看看用verilog写的PWM哪里出错了11-27
- · 三相桥式可控整流11-27
- · FPGA输出的数据要在时钟下沿输出,需要加什么约束喃?11-27
- · FPGA综合11-27
- · 关于FPGA中FFT和IFFT的问题11-27
- · zynq从sd卡启动后不能往sd卡上写数据的问题11-27
- · 关于xilinx sdk中c build settings的问题11-27
- · xilinx sdk 层次太深的错误 的解决办法11-27
- · 请教vcs仿真遇到的问题11-27
栏目分类
最新文章
