IC版图设计交流
- · 关于金属布线宽度的问题请教12-30
- · layout这块的论坛咋都是不温不火的12-30
- · Layout只出现background层 无各层详细版图12-30
- · 3年IC layout想做APR12-30
- · 关于calibre lvs文件编写的问题12-30
- · Laker如何Automatic Transistor Placer12-30
- · laker建工艺库12-30
- · 关于 RF IC layout12-30
- · 请教各位大神,什么是Deep Trench Isolation啊?12-30
- · SKILL 问题求助!12-30
- · 关于calibrez做lvs的网表问题12-30
- · 请教如何设快捷键12-30
- · 美光半导体 Layout Engineer 模拟版图设计工程师 热招!12-30
- · 提版图的时候,MOS管finger的问题12-30
- · 关于guardring的用法 大神们12-30
- · 请问各位大神,Assura LVS中Set Switches是什么啊?12-30
- · 三个镜像管匹配12-30
- · 有关FreePDK3D45的问题12-30
- · DCDC的layout问题12-30
- · 新手求问Cadence5141画板图遇到的问题12-30
- · 标准单元做DRC检查12-30
- · block中的ring如何添加,对于模拟block和数字block的区别?12-30
- · 有谁用过calibre2003的,license解决了,但是无法检查版图DRC?12-30
- · 有人知道TG层HR层是用什么做的么?12-30
- · calibre下的后仿12-30
栏目分类
最新文章