IC后端设计交流
- · 关于做tree的sdc和对应scenario,迷惑12-30
- · psynopt会影响cts后的skew和latency吗?12-30
- · mmmc inactive scenario对pr的影响12-30
- · 有人能帮忙指点指点吗12-30
- · hercules的drc问题12-30
- · edi时的memory里面与外面的连线drc问题12-30
- · nanosim与vcs混合仿真的软件自带的例子报错12-30
- · tie-hi, tie-low线长要求12-30
- · 13版和09版icc关于arnolodi的问题12-30
- · 有没有一些书或者文档介绍数字版图基础知识的?12-30
- · 关于ICC中pad的问题12-30
- · 这个PEX问题怎么解?12-30
- · 菜鸟初学layout,LVS遇到这个问题怎么办?求解啊12-30
- · 关于sdf文件12-30
- · 关于CTS的latency12-30
- · 版主,大神,求指导,怎么报出clk1和clk2之间的所有路径啊12-30
- · 当拿到一个完整工艺库时应该着重注意哪些内容?12-30
- · 跑LVS的时候出现LVHEAP memory allocation failure,怎么解决?12-30
- · 不改动规定routed net的设置12-30
- · 关于formality中的unverified12-30
- · Virtuoso Layout need help12-30
- · 论坛大侠有谁改过28nm的PNR routing pitch的?12-30
- · target_libraries and logic transformations12-30
- · ICC 解high fanout12-30
- · Output violated12-30
栏目分类
最新文章