IC后端设计交流
- · CTS的skew问题12-31
- · unconstraint path12-31
- · 华虹CZ6H与CZ6Hpluse有什么区别与关系?12-31
- · PT里如何获得某一个节点的电容?12-31
- · 关于double pattern的几个问题12-31
- · 请教一个2分频generated clock和source clock之间timing check的问题?12-31
- · DC Error: The target library does not contain all required gates12-31
- · 有关DC综合时序报告中的问题12-31
- · itf文件转tluplus文件?求助12-31
- · 谁能介绍一下icc用的各种库啊12-31
- · 这样的setup violation如何解决12-31
- · AOI OAI 与dont use12-31
- · fix hold对setup的tns ,wns的影响12-31
- · calibre nmDRC 16nm工艺 如何提速啊?12-31
- · 关于AOCV的一个问题12-31
- · 关于top层的LVS12-31
- · starrc可以用.star文件来提取寄生参数吗12-31
- · 关于star rcxt的三个问题12-31
- · 关于StarRCXT的问题,这是个单独的软件么?12-31
- · 关于后仿真问题?12-31
- · DC综合后仿真问题求教12-31
- · edi power domain 怎么画成异型12-31
- · calibre中LVS问题12-31
- · Interface Logic Models(ILM)是个什么东西,不太懂,求大神解答。谢谢12-31
- · synopsys的startRC 怎么配合cadence的EDI/encounter使用12-31
栏目分类
最新文章