IC后端设计交流
- · 后端面试--每日一题(008)12-30
- · silvaco 仿真求助12-30
- · DC中关于内部clock输出的约束设置12-30
- · encounter中SI和DFT的时序问题请教!12-30
- · 弱问: 全是上升沿触发的clk, 在CTS时还需要考虑下降沿的skew balance吗?12-30
- · 急问:DC 综合过程中的.pvl .syn .mr文件用什么东东可以查看?12-30
- · encounter 好像没有基于线长的repeater 的加入12-30
- · scan error12-30
- · 后端时序约束问题,请教各位大虾12-30
- · 虽然我很无知,但我很勇敢12-30
- · 内建自测试和扫描链测试12-30
- · 后端很关键12-30
- · SOC好还是ICC好?12-30
- · 求助:后端主要包括哪些方面12-30
- · 数字后端流程(转)12-30
- · encounter5.2 安装问题12-30
- · atpg 如何压缩pattern12-30
- · 请问,Calibre如何识别cell的?12-30
- · 后仿结果和前仿不一致怎么办12-30
- · 用calibre对gds抽sp12-30
- · PR遇到的问题?请大家帮看看!12-30
- · 如何认为才clock tree可以接受12-30
- · 分频时钟的jitter问题12-30
- · sdf的问题12-30
- · 有关后端设计的资料这么这么少啊,尤其是astro的,有没有好心人提供!12-30
栏目分类
最新文章