IC后端设计交流
- · 微电子学与固体电子学考研调剂12-30
- · 在看report时,发现有的路径的Incr下面有个"#"12-30
- · calibre运行lvs出现的问题12-30
- · derive_pg_connection总报错说端口名字无效,求解!12-30
- · 求助,关于数模混合设计做lvs的问题spice网表问题12-30
- · starRC 提取参数时,在short报告中出现很多M1的short。12-30
- · 关于sram和register file的选择?12-30
- · EDI安装包里面的kits包含很多压缩文件,但是怎么安装?12-30
- · 有关层次化设计的疑问,求指教12-30
- · 关于calibre做天线效应检查12-30
- · 请教calibre DRC的问题12-30
- · ICC 在 CTS 的时候遇到的问题,请教大神们!12-30
- · 数字库名字代表的意思,HD/HS,RVT/HVT12-30
- · Hsim仿真出现的问题,请大家帮看看!12-30
- · 如何让工具认出clock gating12-30
- · 如何生成电路的lib/db文件12-30
- · DC中关于case语句的compile提示语句12-30
- · 关于encounter自动退出的问题?12-30
- · 怎样才能时钟树上Mux和其后cell间不插cell?12-30
- · 综合时约束的问题&clock gating的约束12-30
- · set_clock_uncertainty12-30
- · non_stop_pins exclude_pins float_pins stop_pins区别及作用12-30
- · 把SOC encounter 生成的数据导入GDS,再把GDS导入到Cadence里面,发现只少了M4层12-30
- · 物理库和逻辑库不一致?怎么解决?12-30
- · I2C综合后仿真不通过是什么问题12-30
栏目分类
最新文章
