FPGA,CPLD和ASIC
- · [Zynq征文]ucosiii在ZYNQ器件上移植与使用(原创)11-27
- · 关于地址的问题11-27
- · xqr4vsx55里没有MIG核,可以用xc4vsx55生成的MIG核代替吗11-27
- · ISE14.1配哪个SYNPLIFY版本才能使用11-27
- · verdi中schematic window打不开是怎么回事?11-27
- · xilinx spartan 6 pad to pad 延迟太长11-27
- · VCS dump波形出错11-27
- · 请教使用systemverilog统计scenario层的功能覆盖率11-27
- · 关于代码覆盖率问题的疑惑11-27
- · 买FPGA芯片需要注意什么,谁有北京代理电话。11-27
- · 测试pattern fail ,格式看不懂,请指教?11-27
- · 通过时钟做一个多锁存器来取代用MUX11-27
- · Xilinx V5 PCIE PHY模型的RTL仿真11-27
- · ISE和IOBUF有关的问题11-27
- · 在modelsim 6.5中想得到的正弦波形为什么张这样?难看啊11-27
- · 有谁学习leon3吗?11-27
- · dft时两级触发器之间的组合逻辑太多,该怎样提升覆盖率呢?11-27
- · 覆盖率的问题11-27
- · modelsim功能覆盖率求教11-27
- · modelsim进行覆盖率合并时出现如下错误,各位大哥们请帮忙看一下11-27
- · 如何使cordic 核的cos函数对自己定标后的定点小数计算?11-27
- · CORDIC IP 核后仿结果11-27
- · 请教一个FPGA生成的IP core的问题11-27
- · modelsim6.5se 编译 cyclone iii 库时报错,google没结果,求解答11-27
- · synplify pro和谐后,非要电脑连上网络才能使用?11-27
栏目分类
最新文章
