IC后端设计交流
- · virtuoso turbo 是做什么的?12-30
- · 如何得到环形电源地的FRAM view?12-30
- · create_fp_placement与place_opt12-30
- · 华为海思怎么样?12-30
- · Cadence ETS跑时序分析时有变量设置让update_timing更快一些吗?12-30
- · 急!急!急!数字后仿和模拟后仿差别很大12-30
- · 求解guardring&涡流效应相关12-30
- · 只有端口信息的gds能产生正确的FRAM吗?12-30
- · PrimeRail打不开synopsys_pr_setup.e的问题12-30
- · ICC partition关于plan group中pin的问题12-30
- · 请教关于 set_operating_conditions -library12-30
- · 什么都不懂的新手怎么学ICC12-30
- · IO PAD选用12-30
- · 跑lab,找到risk_chip.mw,但是系统提示导入不了12-30
- · 求icc标准脚本?12-30
- · ASIC中模拟隔离环的问题12-30
- · 加入clockpad后仿真发现延时太大了12-30
- · Enconter做完PR后用自身的工具做时序检查跟单独生成spef后导入PT做检查加过不同12-30
- · 2.5V IO比3.3V IO速度快, 但一般都用3.3V IO, 啥原因?12-30
- · Astro打平网表问题12-30
- · 版图中各层金属一般连接什么信号?12-30
- · 转发一个工具比较、评价的12-30
- · 求助:在使用astro时如何控制输出管脚的位置?12-30
- · 求助:我想给DC写个.lib文件12-30
- · Writing Testbenches.pdf12-30
栏目分类
最新文章
