IC后端设计交流
- · 菜鸟呼叫各位大神 为什么要插入clcok_gating cell?12-30
- · 超低功耗实时时钟12-30
- · P&R时的power planning问题12-30
- · set_false_path在两个时钟电路中的使用12-30
- · Milkyway怎样处理VDDA:这种pin才能正确转换成FRAM12-30
- · std_cell_filler的问题12-30
- · 布图后的检查12-30
- · GDSII阶段antenna如何修复12-30
- · encounter 网表导出问题 : 后仿 , lvs12-30
- · 求助,分频的时钟与原时钟之间不平衡怎么做12-30
- · IC615的virtuoso太难用了,有问题请教!12-30
- · synopsys能否做到多线程运行呢?多帮忙解惑了!谢谢!12-30
- · CTS时线宽为什么要双倍宽度?12-30
- · 怎么将astro下的gds导入ICC12-30
- · encounter PR 会修复removal/recover吗?12-30
- · 服务器跑icc突然变的很慢,需要很长runtime 怎么办12-30
- · 在ICC中如何删除set_dont_use的设置12-30
- · 在DFT时,同一时钟不同沿(mix_edges)间要插latch吗?12-30
- · 关于encounter的三个菜问题12-30
- · verilog编程出现问题,新人求解12-30
- · 怎样设置使stripes下不会有cells12-30
- · 求教v2lvs参数的一些问题12-30
- · 为什么icc在route阶段,不能跨电压域走线呢?!12-30
- · dracula做SVS输出文件的问题。12-30
- · redhawk的相关资料12-30
栏目分类
最新文章
