微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 求救65nm

求救65nm

时间:12-12 整理:3721RD 点击:
版上有65nm流片经验的人吗,还有一个月项目流片,用的tsmc65nm工艺,
之前没人用过,想请教一下相比0.13这个需要注意点什么?
越多经验越好,大谢!

这个得注意的多了
OCV
noise
power/ir
dfm
温度反转
......

敢问你们用的后端工具是?
ICC? Encounter?

我们现在碰到的问题是文件太多,没有说明文档,一时找不到需要的文件
不知道有没有碰到类似的情况,有何经验可寻吗?

工具不是问题的
只要你知道了原理
有人用astro做过65

完全靠综合,800m真不容易啊,1.25ns,呵呵,线延怎么办

不会吧
纯综合65做到800m还是比较正常的啊
1G也可以

不会吧
我感觉CPU 500M到顶,而且要定制MEM
总线的话,未必能到500M,呵呵

看工艺
你说的是High speed,他们说的可能是LP

high speed只指什么,自己设计的datapath?还是high speed的standard cell library?

说的当然不是65G,而是65LP
关键是看你的流水线的逻辑复杂度
也就是FO4到底是多少
intel的FO4在10左右
所以人能用.18做到2G
其实到90nm以下
速度快不快跟工艺以及关系不大了
关系大的是面积和功耗
我以前90nm下作的1G
同样的逻辑换到65nm反而慢了
不过那不是TSMC的工艺就是了

连瑞芯微在65nm下都号称做到1.3G了,实际也得有个800M吧
怎么可能才500M啊

Marvell用的不是tsmc提供的library,咱自己内部做的library巨快
不能拿这个stand cell跟tsmc的stand cell来比的

他们最的那部分,不知道是否是license的hardcore
当然,这也和处理器架构有关系了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top