微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > PLL的一个问题

PLL的一个问题

时间:12-11 整理:3721RD 点击:
在仿真charge pump PLL的时候,
发现锁定后PFD输出UP和DW的宽度会有周期性变化,
这样VCOIN上会有周期性的4mv的抖动,
结果输出波形的相位也会随之成周期性变化,
请问这是什么影响的?怎么才能消除啊?

UP/DW控制charge pump的上拉/下拉电流
UP/DW的宽度周期性变化
导致上拉/下拉电流也成周期性的变化

我知道是UP/DN周期性变化导致CP的电流周期性变化。
我的意思是UP/DN是怎么样周期变化的?
比如:逐渐增大,到一定程度后,变小,然后又开始新一个周期的逐渐增大?

UP Down 电流不对称,在载波附近调制VCO.
1:尽量使CP的UP Down 电流对称
2:尽量PFD路径的对称性
3:PFD输入信号好的SlewRate

CP电流的不匹配,在整个环路经过反馈就会造成ctrl周期性抖动,在你看来就是UP,DOWN不断周期性调整。

我一直以为所有的这些不理想因素都会在一个比较周期内补偿掉...

是比较周期的倍数吧,reference spur 的重要来源

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top