fpga的输出可以带多大的电容负载?
时间:12-11
整理:3721RD
点击:
典型值大概是多少?
我的去做得片子数字控制信号部分打算从pad外部引入,考虑pad本身就是一个电容负载
所以怕fpga带不动它,我需要输入的信号大概是0。1us到10us宽的脉冲信号,把pad的寄生
电容啥的考虑的大点100pf,rise/fall edge会有问题么?
ps:我用的pad和esd保护版图自己画的,没有带数字波形整形,不知道会不会带来问题?
主要是fab提供的pad我不会用,只好自己画
我的去做得片子数字控制信号部分打算从pad外部引入,考虑pad本身就是一个电容负载
所以怕fpga带不动它,我需要输入的信号大概是0。1us到10us宽的脉冲信号,把pad的寄生
电容啥的考虑的大点100pf,rise/fall edge会有问题么?
ps:我用的pad和esd保护版图自己画的,没有带数字波形整形,不知道会不会带来问题?
主要是fab提供的pad我不会用,只好自己画
可能是,我说的100pf是当初考虑内部电路驱动pad+esd+外部示波器负载的情况,留的比较大,fpga直接驱动pad可能没那么大