微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 请教一个运放的设计,要求负载电容0.3PF,GB=2GHz

请教一个运放的设计,要求负载电容0.3PF,GB=2GHz

时间:12-11 整理:3721RD 点击:
要求负载电容0.3PF,GB=2GHz,压摆率〉20V/us,开环增益60dB,VDD=1.8V Single。
如果采用两级运放的话,按压摆率和电容的要求,输入级的电流只有几个微安,可这样有的管子的W/L就过大了。。。而且由于GB很大,输入管子的Vov极小,不好设计偏置,能够通过提高各支路的电流的方法来解决吗?
BTW,对于1.8V Single的电路,各个饱和管的Vov假设为多少合适呀?谢谢

负载不大,试试看:
    第2级工作点电流0.5-0.6mA,第一级工作点电流0.15-0.3mA,第一级共源共栅(或者折叠),第2级共源级或者ClassAB,所有L取0.2-0.3u,第一级Vov=200-300mv,第2级也可以稍大些Vov=300mv左右.
   如果功耗大了些,适当减电流.
*********************************************************

压摆率要求可以忽略吧,那么低
不要根据这个来确定输入级电流
负载电容0.3p加寄生怎么着也超0.5p了 按0.6p算,
估算 gm2/2phiCl=5G
gm2=18ms 挺大的了...

多谢啦,可是还有个问题,就是如果Gm1有13ms那么大的话,按照电流为100uA算得话W/L算出来太大了。。。。

13ms是不是有点夸张啊,BJT都不好做这么大...

   第2级基本上没什么增益,主要驱动负载,所以输出阻抗要小,驱动电流要大,极点位置接近带宽要求.
    高带宽放大器就这样,增益要靠跨导电流提供,靠阻抗带宽是上不去的.

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top