基于CPLD的任意波形发生器
时间:11-07
来源:互联网
点击:
结语
AWG和PC机通过RS232串口连接后,运行PC机软件,在PC机上选择要生成的波形,生成波形数据下载到AWG,可以选择线性调制技术的绝对相移键控(BPSK)、相对相移键控(DPSK)、四相相移键控(QPSK)、交错正交相移键控(OQPSK)、π/4偏移差分相移键控(π/4—DQPSK),恒包络调制的二进制频移键控(FSK)、最小频移键控(MSK)、高斯滤波最小频移键控(GMSK),混合线性和恒包络调制技术的M相相移键控(MPSK)、多进制正交幅度调制(QAM)、多进制频移键控(MFSK)等波形,下载到AWG生成所要的波形。下图五是DAC工作在125MHz下合成的2FSK(Frequency Shift Key)波形。
图五 2FSK波形
AWG和PC机通过RS232串口连接后,运行PC机软件,在PC机上选择要生成的波形,生成波形数据下载到AWG,可以选择线性调制技术的绝对相移键控(BPSK)、相对相移键控(DPSK)、四相相移键控(QPSK)、交错正交相移键控(OQPSK)、π/4偏移差分相移键控(π/4—DQPSK),恒包络调制的二进制频移键控(FSK)、最小频移键控(MSK)、高斯滤波最小频移键控(GMSK),混合线性和恒包络调制技术的M相相移键控(MPSK)、多进制正交幅度调制(QAM)、多进制频移键控(MFSK)等波形,下载到AWG生成所要的波形。下图五是DAC工作在125MHz下合成的2FSK(Frequency Shift Key)波形。
图五 2FSK波形
DAC CPLD 电路 滤波器 FPGA 总线 Altera VHDL Verilog EDA 仿真 Atmel AVR 电压 MCU Quartus 低通滤波器 相关文章:
- 基于Virtex-5 FPGA设计Gbps无线通信基站(05-12)
- 基于CPLD的CCD信号发生器的研究(04-08)
- 利用FPGA实现模式可变的卫星数据存储器纠错系统(06-13)
- 使用Verilog实现基于FPGA的SDRAM控制器(06-08)
- 高速上下变频FIR滤波器的FPGA设计(07-24)
- 基于CPLD的图像传感器非均匀性校正(07-25)