微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > innovus时序分析source insertion delay

innovus时序分析source insertion delay

时间:10-02 整理:3721RD 点击:
求助各位,在innovus的时序分析中,source insertion delay为啥被设定为负值?这是出于怎样的考虑?在reg2reg的情况下,launch_path和capture_path的source insertion delay 均为负值,这样减下来得到slack可以理解。但是为什么在In2reg时,launch_path的input_delay是正值,而capture_path的source insertion delay又为负值,同样是外界的delay,为啥一个是正,一个是负?这样减下来的值不是很大么?

这样setup更紧,这样约束是想让IN2reg 优化力度大一些

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top