微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > DC时对于design中不同PVT条件下的cell,工具如何计算它们delay

DC时对于design中不同PVT条件下的cell,工具如何计算它们delay

时间:10-02 整理:3721RD 点击:
design设了operating conditions 电压是 1.2V
因为 link_lib中 可能会有1.08V的db
DC时,如果工具在resolve的时候,用到了1.08V的cell
那这个cell 工具是如何计算delay 的?

因为觉得此时计算delay的话,就不能根据这个1.08V的db中的二维表(input transition和output load)来计算了,因为电压不是1.08V了

库中都有不同pvt条件下的cell,你打开db文件夹看看是不是有很多ff,ss之类的子文件夹。设置了什么pvt条件下的工作,就会用什么条件下的cell去计算延迟

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top