SMIC 65nm的工艺 analog偏差到底有多大?
时间:12-12
整理:3721RD
点击:
不同芯片的差异大的有点超乎想象。有用过的其他同学吗?说说感受。
请问楼主,各种仿真都做了吗? PVT + Monte-Carlo?
mpw能跟大客户一个服务?大客户自己调调菜单,压压fab要求做仔细点必须的吧?
描述太笼统。
查testkey,如果在spec内就是合理的。
难道不应该是MPW控制的更仔细吗?这样才能吸引大家投full mask啊
mimatch想象的大太多了。比蒙特卡罗仿真大很多很多。
两个电流在电阻上的分压,电流镜沟长2u,电阻宽2u。就这同一芯片内部两个一样的模块匹配误差能大到20%
你两个模块距离有多远?
我这里也看到有类似的现象,在想是不是自己有些效应注意的不够,比如STI/WPE之类的
已经很注意这些了。如果有这些效应应该是固定的偏差。这里看到的偏差是随机的,方向有正有负,大小也各个大小都有。
难道我会告诉你当年见到他们65的fab test raw data就各种奇怪