微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 有关PLL分频器的问题

有关PLL分频器的问题

时间:12-12 整理:3721RD 点击:
任何一个分频器本身都存在反馈回路,也就是某种程度上可以认为是振荡器。在一本书上看到过分频器的最佳工作频率范围是以分频器自振频率为中心。使分频器自振频率在所需工作频率附近,就可以优化分频器的噪声性能。有没有大侠帮忙解释一下其原因,还有分频器的最佳工作频率范围怎么知道  假如我用4个DFF组成16分频 那么每一个2分频的DFF就可以认为是一个振荡器 是不是每一个DFF都得各自优化?谢谢

你确定?分频器自振频率要高于工作频率吧,这样才可以保证速度。

说的是injection locked divider吧,Q值越低,lock range越大,phase noise就差,所以为了优化phase noise,提高Q,lock range就得缩小,工作在自振频率附近。
4级DFF的话,phase noise 是不是由第一级或者最后一级一级决定?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top