微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > T的28nm的确是很操蛋的

T的28nm的确是很操蛋的

时间:12-12 整理:3721RD 点击:
要说yield低,我是信的。
不过市场就这样,等他成熟了再上,就烂大街了 。

除了显卡cpu量产28的,其他公司产品有开始做的吗

40 到 28 到 20。 工艺上的难度远远不是 90-65-40 可以比的。。。T 做成这样,已经非
常牛b了。。

无论是analog或digital,28n下的设计方法学需随之调整。yield低一半原因是design不过关。

那么28出现这么久了,小白鼠不算少了。
这么长时间,design rule也应该给的差不多了。
高通28今年都量产了,不就是因为T的28良率差给耽误了吗。
到现在还说是design不过关,那就有点扯了。

据说现在T 28nm从Tape out到Sample回来要大概4个月,比40nm 2个月多了1倍的时间,是不是真的,那真是等Sample都等死人了

T的28nm的yield已经比40nm同期已经高一个数量级了。。。。
40nm初期才是真正yield肉疼的时代

真正的最开始,比你说的个位数都少一些。。。

良率只是一个预期之内的问题,而且这个问题比40nm刚开始时已经好很多了,现在是有一个大家预料以外的throughput问题出现了导致产能不足
Mask Field Utilization,从来没有这么关键过

现在T的28有优惠,具体优惠成什么样不清楚。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top