微波EDA网,见证研发工程师的成长! 2025婵犵數濮撮惀澶愬级鎼存挸浜炬俊銈勭劍閸欏繘鏌i幋锝嗩棄缁炬儳娼¢弻鐔告綇閸撗呮殸缂備胶濯崹鍫曞蓟閵娾晜鍋嗛柛灞剧☉椤忥拷03闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈡晜閽樺缃曢梻浣虹帛閸旀洟骞栭銈囦笉妞ゆ牜鍋為悡銉╂煟閺囩偛鈧湱鈧熬鎷�16闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈡晝閳ь剛绮eΔ浣虹闁瑰瓨鐟ラ悘鈺冪磼閻欌偓閸ㄥ爼寮婚妸鈺傚亞闁稿本绋戦锟� 闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈠Χ閸屾矮澹曞┑顔结缚閸樠冣枍瀹ュ洠鍋撶憴鍕;闁告濞婇悰顕€宕堕澶嬫櫌婵犵數濮撮幊澶愬磻閹捐閿ゆ俊銈勮兌閸欏棝姊虹紒妯荤闁稿﹤婀遍埀顒佺啲閹凤拷闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偞鐗犻、鏇㈡晝閳ь剛绮eΔ浣虹闁瑰瓨鐟ラ悘鈺冪磼閻欌偓閸ㄥ爼寮婚妸鈺傚亞闁稿本绋戦锟�
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 请教个开关电容共模反馈的问题

请教个开关电容共模反馈的问题

时间:12-12 整理:3721RD 点击:
问问大家,
1.mos开关的尺寸是大一点好还是小一点好?
2.cap的尺寸是大一点好还是小一点好?
3.估算增益是Ci/(Ci+Ca)么?

闂傚倸鍊搁崐鎼佸磹妞嬪海鐭嗗〒姘e亾妤犵偛顦甸崹楣冨箛娴e湱绋佺紓鍌氬€烽悞锕佹懌闂佸憡鐟ョ换姗€寮婚悢纰辨晬闁挎繂娲eЧ妤呮偡濠婂懎顣奸悽顖涘浮閹瑦绻濋崶銊у帾婵犵數鍊埀顒勫磻閹剧粯鐓涢悗锝庡亞婢у灚鎱ㄦ繝鍛仩闁圭懓瀚版俊鎼佸Ψ閿旀儳缍掗梻鍌欒兌閹虫捇宕甸弽顓炵闁跨噦鎷�...

最近刚做了,写一下我的想法:
1.mos开关取最小尺寸。因为cap上的电压基本变化很小。为了减小injection,所以最小。
2.cap的大小取决于你对共模环路带宽的要求。我上次取的共模环路3db带宽大于电路最高频率信号。
3.反馈应该是2CI/(2ci+ca),闭环增益是它的倒数。

2.是不是说cap越小越好,我看人家一般取50~100f,不知道依据是什么?
3,为啥是2CI/(2ci+ca),不是ci/(ci+ca)?

cap确实小了比较好
一则省面积 二则不给输出端加重负载
50-100f应该是ca,50f差不多了,再小寄生占得比例就太大了
ci应该做4-10倍好一些
第三个问题没考虑过
期待回答

我想小的原因就是不想增加differential的负载。那样必然导致功耗增加,失去了
switch cap的意义了。但是太小的话你的闭环增益太大。共模电平不稳定吧。最主要是你
的共模环路带宽不能太低,不然不稳定吧。上次有些大牛说过这个问题。我想主要是决定于你的电路对系统的影响吧。这个可能只能凭经验和仿真结果了。我能想到的就这些了。等待大牛出来总结一个规律吧。哈。
共模环路的反馈其实是并起来的。。因为他是所有的信号通过两个支路进行反馈。
当然应该就是有效的反馈电容为2ci

为啥ci要做4~10倍啊,这样的话岂不是要500f?

但是共模的话,vout=(voutp+voutn)/2
或是只考虑一边的话,(vout-vb)*ci=(vcm-vbias)*(ci+ca)
两边取微分的话,系数应该是ci/(ci+ca)啊,不知道我哪儿想错了?

保证每次ca给ci充电调整的电量不会使cmfb电压跳动太大

最近再想想,是不是要算上vb4所驱动mos管的cap值啊

闂備浇顕х换鎰崲閹邦喒鍋撳顐㈠祮闁靛棗鍊块幊婊堟偨绾版ɑ鐏冮梻浣筋潐瀹曟ḿ浜稿▎鎾村仭鐟滅増甯楅悡鏇㈡煃閸濆嫬鏋ら柡鈧悧鍫涗簻闁哄倸鐏濋顓犫偓娈垮櫘閸嬪嫰鍩㈡惔銊ョ闁哄啠鍋撻柣鎾跺█濮婅櫣鎲撮崟顏囧焻闂佸憡鏌ㄧ换鎰版偩閻戣姤鏅搁柨鐕傛嫹

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top