微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > Xilinx FPGA 一般是如何用RTL设计访问flash的

Xilinx FPGA 一般是如何用RTL设计访问flash的

时间:10-02 整理:3721RD 点击:
Xilinx的ML605板子上有BPI flash, SPI flash, CF flash (System ACE) 还有一些其他的专用flash。
查了半天,发现大部分信息都是 (1)利用JTAG从PC传输bitstream->MCS到flash中,目的只是为了烧写;
(2)利用Microblaze以及相关总线,通过XPS来搭建系统,依赖processor。
请问可不可以不通过Microblaze,直接让Verilog设计读写flash呢?(读写BRAM我刚搞明白)
这种用法普遍吗?请问怎么弄最方便呢?

找到对应flash的操作时序图,实现之,即OK!

设计一个SPI-FLASH控制器。



    斑猪好~ 我也有点关于spi flash的问题想请教  能加我qq吗?411242024

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top