微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 累加器累加结果出错应该如何解决?

累加器累加结果出错应该如何解决?

时间:10-02 整理:3721RD 点击:
如题,设计实现MSK,用了31位的相位累加器,累加结果偶尔会出错,有人遇到过这样的问题吗?求大神指点



   偶尔是什么时候,仿真分析下吧,出错时与他相关的其他信号的变化。


随机的,仿真不会出错,上板子测就有问题,已经改变方案解决了,谢谢您的回答

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top