微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > QUARTUS里的LPM_COUNTER,高位会出错的问题。

QUARTUS里的LPM_COUNTER,高位会出错的问题。

时间:10-02 整理:3721RD 点击:

用的12位COUNTER,从图上看基本上有很多个点错的有的大概能理解,从BFH到C0H时(10111111到11000000时)有一位跳不了,会变成80H(10000000)。
不知道如何防止此情况发生?是否与给的CLK有关?我给的CLK相当慢了,1K的频率才。
找到问题所在了,因为加了SIGNALTAP进去,对逻辑造成了影响,去掉SIGNALTAP就没有问题。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top