微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 双端口RAM的原理是什么?

双端口RAM的原理是什么?

时间:10-02 整理:3721RD 点击:
最近在做FPGA遇到选择RAM的难题,我的实际ram需求量是16kb,32bit写,8bit读,用simple dual port,结果综合出来对应的却是一个36kb的block ram。不知道为什么啊,v5的FPGA有没有人有双端口ram的资料的分享一下

深度写了多少?



   32BIT*512

FPGA的块RAM应该都一样,不存在单口和双口之分,就看你用不另一个口了

这个应该是使用了FPGA自带的块RAM,其中有一种的结构好像就是36bit宽的。

赞成楼上的意见,不同的FPGA有不同的memory块类型,有什么M4K、M9K什么的……
P.S. altera中文论坛有一个回答:
每个block 有3个指标,容量,端口数,以及最大位宽
对于M9K来说,一般1个BLOCK 最大位宽36Bit,2套读写(4个端口),容量为9kbit。
这3个指标,哪个超出了,都要多用一个m9k来实现。

我记得xilinx的RAM是18K的,按道理用1个就够了的。在core generate生成ip core的时候,下面有按钮可以直接看datasheet的


确实,我用的是36kb bram,可以拆成两个18k的用,输入时32*512的,输出是8*2048的,为什么会用36k。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top