微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > altera DDR2 IP 仿真问题

altera DDR2 IP 仿真问题

时间:10-02 整理:3721RD 点击:
我用NC-verilog 对QUARTUS2 生产的DDR2 ip 仿真。
把altera_mf.v,220model.v,sgate.v,cyclone3_atoms.v,altera_primitives.v等
仿真文件都加进去了,但是仿真还是报错:
ncvlog: *E,NOBIND: cannot find binding for instance 'seq_inst::ddr2_altera_phy_alt_mem_phy_seq' in unit worklib.ddr2_altera_phy_alt_mem_phy_seq_wrapper:v.
ncvlog: *E,NOBIND: cannot find binding for instance 'auk_ddr_hp_controller_inst::auk_ddr_hp_controller' in unit worklib.ddr2_altera_auk_ddr_hp_controller_wrapper:v.
后来查找文档,说需要加上altera_lnsim.v和altera_europa_support_lib.v
根据路径又没有这两个文件 不知道是怎么回事?
请大家来看看

是不是那两个VHD的源文件有加密,你要用vo文件替代啊?!



    谢谢!昨天把问题找到了,用.VO代替了。
  请问你用syplify综合过没呢,不知道综合的时候需要怎么include 文件

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top