微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 硬件仿真时reset管脚怎么处理

硬件仿真时reset管脚怎么处理

时间:10-02 整理:3721RD 点击:
用FPGA开发板做硬件仿真时,输入的reset管脚怎么处理,用什么办法可以给它加上高低电平呢? 

复位
描述的不清楚。是simulation吗,直接赋值就可以了,如果硬件,应该搞个复位电路

是硬件仿真,请问复位电路怎么做啊

你的板子上没有接复位电路吗?硬件上跑程序时外部复位信号当然来自复位电路。如果没有可以在代码中产生内部复位。

世人36hk.com的故事

我在开发板上好像没发现复位按键

看一看..........

我在另一块板上找到有rst按键了

如果是硬件开发板,正常是要带复位按钮的,你再找找看

Power-up procedure, Power-down protection, short-circuit protection, thermal control are important modules when you design a hardware system

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top