基于DDS+PLL技术的频率合成器的设计
时间:07-23
来源:山西电子技术
点击:
3 结束语
本文提出以DDS产生的低频点信号做为锁相环的参考频率源,从而通过倍频产生高频频率的输出的方案。在设计中,ADF4360-7芯片内部集成了VCO,节约了设计成本,且为超宽带雷达信号的产生奠定了基础。本设计方案基本得到了较好的测试结果,整个系统工作稳定,性能优良。
- 直接数字频率合成器DDS的优化设计(01-25)
- 如何预测直接数字频率合成器(DDS)输出频谱中主相位截断杂散的频率和幅度(06-18)
- 直接数字频率合成器的实现设计方案(03-01)
- 基于DDS芯片和集成锁相芯片构成的宽频合成器设计(05-25)
- 基于单片机与FPGA的直接频率数字合成器的设计方案(02-23)
- 一种基于LMX2485E芯片的调制倍频电路(02-20)