Xilinx 20nm UltraScale架构助推无线电应用发展
时间:07-09
来源:互联网
点击:
- 参考文献
1. 赛灵思背景资料,2013年7月,“推出UltraScale架构:业界首款ASIC级All Programmable架构”
2. 赛灵思白皮书 WP435,2013年8月, “赛灵思UltraScale:为您未来架构而打造的新一代架构”
3.赛灵思数据手册DS890,2014年2月6日,“UltraScale 架构和产品简介”
4. 赛灵思背景资料,2013年7月, “Vivado设计套件加速设计生产力的九大理由”
5.赛灵思用户指南UG949,“Vivado 设计套件的设计方法指南”
6. 赛灵思白皮书WP445,2014年1月20日,“采用赛灵思All Programmable FPGA和 SoC实现高速无线电设计”
7. 赛灵思用户指南UG579,“UltraScale 架构——DSP Slice,高级规范用户指南”8. IEEE计算机社团,2008年8月29日,“针对浮点架构的IEEE 标准”
- 参考文献
赛灵思 无线电 DSP FPGA SoC DAC ADC 滤波器 ARM Cortex 相关文章:
- 赛灵思为以太网AVB网络流媒体传输推出高服务质量连接解决方案(01-12)
- 赛灵思扩大生态系统,重塑嵌入式视觉、工业物联网系统设计的未来(04-24)
- 基于赛灵思FPGA的数字频域干扰抵消器(11-23)
- 基于Virtex-5的串行传输系统设计与验证(12-24)
- 利用串行RapidIO交换机设计模块化无线基础系统(03-12)
- 一种可编程ExpressCard解决方案(07-15)
