微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > PR之后,在PT中解timing的方法?

PR之后,在PT中解timing的方法?

时间:10-02 整理:3721RD 点击:
在encounter中做完PR之后,到PT中去解setup和hold viols。目前用的方法就是upsize cell和insert buf、delay cell。
想请教一下,除了这两种方法以外,还有什么方法对于解timing violation比较有效?
刚刚开始学习用PT解timing,希望有经验的各位赐教一下

EDI的Signoff ECO是个噩梦,建议将EDI升级为Innovus

目前我们也就是用这两种方法外加一些false_path

我们也是用这两种,violation比较大的就手动fix了

setup主要还是要靠提高EDI与PT的一致性,靠EDI工具来解决.

useful skew

ECO解决小的violation比较有效果,大的violation需要在PR工具里解决

嗯,PT修timing还是比较有限

还没有用过useful skew的方法

其实也不复杂。传统的方法是在data path上面fix time 。 useful skew 就是通过调节clock ,利用skew 满足time 。你可以在论坛里面看看。 不过一般都是先fix data path ,useful skew 是后期才用的。


你在什么场合用过这个方法?或者是,什么时候可以用这个方法?我还没用过这个,可以指教下吗

DMSA不可以么

可一下,修timing不就是用这个吗?

还有ICE, CADENCE 16最新的tool也能修timing了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top