微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 综合时的wire load model的选择

综合时的wire load model的选择

时间:10-02 整理:3721RD 点击:
工艺库一般会提供多种wire load model,并且用不同的wire load model去做综合的话,综合工具选用的标准单元就会不一样,时序上也会有很大的差别,那请问综合时线负载模型应该怎么选择呢?是根据预估的线长还是有什么别的依据,先谢谢了!

wire load model 主要根据设计规模提供一个平均的线负载模型,已经基本被淘汰,目前DCT 和RC都是在综合阶段就带上位置信息,根据实际预布局情况可以更准确地计算延迟

还有考虑 area
就是你的模块的尺寸
WLM其实就是模拟你的layout的情况,所以它也是模拟一个尺寸,然后模拟计算net delay。

那个好像是相当的不准确是吧,是不是不太重要?

选zero wireloadmodel好了, 直到28nm,这种WLM 的综合方法还存在呢,
那种纯粹的 物理综合不是每次都需要用的,比如dc-t, rcp, 因为run的太慢了,

是不准确的,有的设计找到合理的WLM是很关键的
也不是不重要,

那个是代工厂基于统计值给出的经验值

我们知道WLM有light,conservative,typical 和 aggresive几种。请问,这几种不同的WLM之间有什么区别呢?没看明白。谢谢!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top