微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > 综合时clock buffer的问题

综合时clock buffer的问题

时间:10-02 整理:3721RD 点击:
clock buffer一般用于CTS,但是我做综合的时候,由于有的基本输出端负载很大(实际上也很大),普通的buffer驱动能力都不足,因此DC在路径中插入了clock buffer来驱动。我想问下,clock buffer能用在除clock tree以外的路径中吗?这样的负面影响是什么?谢谢!

clock buffer和普通buffer其实功能上是一致的。
但是,clock信号翻转率,占空比之类的指标要求比较严格。所以一般的clock buffer会添加一些保护之类的东西来增强SI,等等
所以面积一般会大一些。
而且,在lib里,clock buffer往往是默认为dont use。在CTS的时候,加入到一个专用的list里面用。

功耗会大

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top