微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC后端设计交流 > clock一般设置drive为0,可是外面接了pad,drive就不是0了呀,怎么理解呢?

clock一般设置drive为0,可是外面接了pad,drive就不是0了呀,怎么理解呢?

时间:10-02 整理:3721RD 点击:
驱动clock和reset的pad是不是比较特殊?还是和其他的I/Opad一样呢?
另外,power pad需要接几个呢?怎么看它需要驱动多大的负载?

除非是高速clock,否则IO PAD没什么特殊的
综合时:drive=0是为clock port用的,如果接了PAD,就要用ideal net
后端PR时,要build tree

rst pad 没有特殊性
CLOCK PAD最好是schimtt触发输入,可以消毛刺,
一般由pad直接输入clock不太稳定,一般由OSC晶振pad 接慢时钟
输入进来, 有的有PLL来倍频, PLL输出时钟给内部core用,
晶振pad是为了RC振荡电路设计的, pad lib都有的,
power pad分为 I/O power和 core power
I/O power考虑SSO , I/O 负载,翻转频率,
core power是芯片总的功耗,估计值加一些余量,

继续关注!

顶一个不解

计算core功耗通过估算你用的各种cell的数量 到lib里查功耗多少得到估算功耗以后加一定10%到20%余量除以每个IO可以供电的上限就是你需要的IO数量IO放置要均匀 当然要是core limit 电源地IO越多越好可以加强供电和esd

谢谢大家

关注下这个问题

关注一下

关注一下!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top