微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC版图设计交流 > 版图进行LVS验证时电容报错

版图进行LVS验证时电容报错

时间:10-02 整理:3721RD 点击:
小弟用的是上华BCD.25工艺库,在进行LVS时,使用的pip电容有错,提示错误为“No matching SUBCKT for cpip5V_ono at line 58 in file “/home/PDK/DRC/bg_0316.src.net””,请问各位大神是不是电路生成的网表有问题,如何进行修改啊?

是不是要 include source.cdl 咋的?

你是不是在run lvs时要include一个header文件?

同意樓上的說法
沒有 cpip5V_ono 的 網表在裡面
找一下 include 的 subckt
自己加也行 , 通常是
.SUBCKT cpip5V_onopin1 pin2 pin3
.ENDS
有幾pin 就寫幾pin

http://bbs.eetop.cn/thread-321839-1-1.html

是不是你生成的网表里面电容名字和lvs里面的不一样哦
所以你要自己写提取文件,或者手动改网表了

已经解决了,就是上面那篇帖子

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top