微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > IC版图设计交流 > 做layout lvs时允许电路电阻与版图电阻阻值存在0.5%误差在哪里设置?

做layout lvs时允许电路电阻与版图电阻阻值存在0.5%误差在哪里设置?

时间:10-02 整理:3721RD 点击:
看到解答哦,记得以前看到别人在一个文件里设置过,但是不记得了

calibre 的是trace property语句,别的我不知道。如果你手头有文件打开看一下就知道咋定义了。

同意楼上的说法

我举个例子,3%的误差
TRACE PROPERTY M(MN) L L 3

lvs rule里改 trace property

在lvs rule里搜索tolerance ,这句话下面的语句定义了MOS管长宽、电阻阻值及长宽、电容容值及长宽等参数所允许的误差范围。小弟新人一个,说错莫怪

trace property

四楼bingo

TRACE PROPERTY R INSTPAR(R) R 0.5 MASK

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top