微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 如果单片cpu里有一千亿晶体管,怎么才能充分利用?

如果单片cpu里有一千亿晶体管,怎么才能充分利用?

时间:12-12 整理:3721RD 点击:
主频定死了,所有晶体管能够同时工作,采用多层堆叠形式。怎样分配这些晶体管才
能最大程度提升性能?

本着实事求是的原则

小伙,你不是业内人士吧。

看计算机体系结构教科书,上面有答案。

请业内老头指教

其实我也没看懂你的需求。但是很好奇你的所谓多层堆叠。啥意思?现在的工艺叫硅平面工艺,就一层,其他层都是连线

去年发表的ITRS2.0说的,2021年以后硅cmos到头了,之后走非硅低功耗cmos路线,
微细化进入第三个阶段——三维功率微细化阶段,也就是多层堆叠+低功耗器件。
我的理解是:把处理器的电路主要做在底层或着顶层,其他层的晶体管用来做非易失
性存储器。
这样的好处是:一方面,通过大幅度降低功率密度,把2003年登纳德定律失效后被迫
放弃的性能释放出来;另一方面,也打破多层次的存储器体制,存取直接在处理器内
部进行,又可以很大程度消除延时提高性能。
这也算是对目前计算范式潜力的最终榨取了。
在这之后,只能更换范式。

兄弟,虽然我不是很懂你扯的这些,但是听起来很高级。
更正一下,不是“不是很懂”,而是根本不懂。啥叫范式?

这个词不是生造的,但是确实不是很常用。

干一件小事的一套办法,叫模式。
干一件大事所涉及的方方面面的套路,叫范式。
比如,现代计算范式,涉及的方方面面的套路包括:用冯诺依曼体系结构搭建系统,
用集成电路芯片做基本功能模块,用等比例微细化cmos方式持续提升芯片性能,用预
编程方式组织算力。
任何范式都有其固有不足、适用范围和潜力空间。现代计算范式也有与生俱来的短
板,力所不能的领域,日暮穷途的时候。

不敢re。

:)

--

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top