微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > cmos transformer如何仿真insertion loss

cmos transformer如何仿真insertion loss

时间:12-12 整理:3721RD 点击:
用momentum仿真,怎么才能仿出它的insertion loss来呢?
搞了几天也没弄明白,版上的大牛给点指导吧,many thx

是做PA么?如果是,可以直接ADS仿真中将各个端口设成匹配阻抗即可

我的理解是在各端口阻抗匹配的条件下仿真insertion loss吧,我最近也被类似的问题搞得焦头烂额...太弱了

这样没有意义,他是仿片上的balun(或者是transformer)
insertion loss是个相对值(想想他是以dB为单位),也就是跟传出去的功率相关
有使得loss dB数最低的匹配
也有使得balun后获得最大输出功率的匹配方式(此时IL=3dB)
如果单说一个balun的IL,大多应该是说能够达到的最优值。
如果说一个具体电路中一个balun,那就是指实际的IL

老板说要做的
说不做on-chip 的  毕业太简单了。。。

找个momentum的文档看一下。n年前做过,依稀记得设个衬底,设端口,设mesh,然后仿S参数。
先弄个微带试试,跟ads的结果比对一下。

恐怕你这里没有说清楚一个概念,无源器件本身的损耗和与PA失配所造成的损耗,所以才首先问要用在什么地方

这些都能弄明白 不明白的是port该怎么加,然后得到的s参数就是insertion loss

我觉得transformer本身的loss只有一个,就是双端口情况下输入输出匹配时的s21。你说
的IL=-3dB是说输出一端吗?三端口无法全部得到端口匹配,这样说s21本身就是结合实际
电路的,而且-3dB也是在奇模下的情况,无法评价xformer本身的性能。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top