微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > ADC里的duty cycle stabilizer是怎么做的

ADC里的duty cycle stabilizer是怎么做的

时间:12-12 整理:3721RD 点击:
有人有研究么?

是为了减小jitter吧,那应该是类似pll或dll的方式

duty cycle和抖动没直接关系啊.还不如从时钟源2分频简单有效

我觉得对高速adc影响最大的就是jitter吧,就像你说的2分频就可以解决占空比的问题,那捣鼓出来这个DCS是不是为了防止占空比受温度或者其它干扰从而产生jitter吧...我猜的

应该是使adc在更大的duty cycle range内工作,而噪声等性能保持一致。高速adc很多上升沿下降沿都会用到,对duty cycle比较敏感。

感觉DLL是比较靠谱,但是DLL会不会带来其他不利影响?

ADC没研究
50% duty cycle用OP不就能实现么?
DLL如何实现呢?

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top