微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 问个关于ADC运放带宽计算的问题

问个关于ADC运放带宽计算的问题

时间:12-11 整理:3721RD 点击:
假设T/8用于slew,3T/8用于linear settling
精度为1/2^N,f为反馈因子
看了好多paper都根据
abs(exp(-tset/f/wu_op)<1/2^N
从而推算对运放带宽的要求。
但是假定slew时间已经使电压升高到90%Vstep
那么是否应该将上面公式修正为
0.1*abs(exp(-tset/f/wu_op)<1/2^N
这样算出来对带宽要求会差ln(10)/tset/f
不知道那种算法对?

呵呵,你的假设不太合理,一般40%到60%之间,而且由于对数的原因相差不会很多

理论上的东西都是猜来猜去的,其实和很多东西相关,比如开关。
通常设计都会留些margin,如果计算得到两个不同的结果,当然更愿意相信BW大的,因为也许小于这个BW就挂了,但是大于这个BW一定不会挂。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top