微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 微电子和IC设计 > 微电子学习交流 > 问几个ADC的S/H问题

问几个ADC的S/H问题

时间:12-11 整理:3721RD 点击:
刚开始搞AD 问题 较弱
1 采样频率 应该就是时钟频率把?
采样频率增大,就会采样更准确 ,
这时候转换速率是不是也应该相应增大呢?就是说对运放的要求更高?
2 转换速率是不是只和运放的建立时间有关?或是关系最大?
如果这样的话 ,那么采样速率增大 转换速率增大 那么就势必要求运放建立时间减小
要求运放的带宽更大 ,是不是这样?

(1)首先,采样频率是从时钟频率得来(分频或倍频),采样频率增大,在时域上讲,确实可以越精确,但是,我们一般采样的都是有限带宽信号,所以,超过Nyquist频率的采样频率是一种过采样,频率高低都可以恢复原来的信号不变,只是过采样可以降低带内噪声,这也就是Delta-sigmaADC的原理。所以,大于Nyquist频率的采样频率,理论上讲,都可以恢复原来信号
(2)我估计你设计的是DT ADC,对于Continous Time ADC而言,是另外一种情况。具体到运放,采样频率加快,对于运放的Settling Time要求更小才能满足要求。但是Settling time 应该分为(slew)和(linear)两个operation,如果是slew limited你的运放的带宽再大,也没有用,必须加大偏置电流或者减小负载才行。
希望我的解答对你有用

你说的Nyquist频率是指的信号带宽的两倍吧,有的书上直接把采样频率叫Nyquist频率
把输入信号带宽的两倍叫Nyquist率

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top