微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 关于FPGA中的高通、低通滤波器的区别

关于FPGA中的高通、低通滤波器的区别

时间:10-02 整理:3721RD 点击:
本人最近刚看到高通、低通滤波器方面的东西,在FPGA中,滤波器的设计都是基于系数与输入的乘累加运算实现的,那么对于高通和低通这两种滤波器在用VHDL的设计上有什么不同吗?它俩的区别仅仅是系数的不同?还是说结构上有所变化?求指导谢谢

有人知道木?求帮忙

只有系数不同,对FPGA设计是透明的

结构是一样的,只是冲激响应不同,表现到FPGA里就是系数不同。

就是系数不同。

谢谢各位了

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top