微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 基于摄像头+SDRAM+FPGA+VGA显示

基于摄像头+SDRAM+FPGA+VGA显示

时间:10-02 整理:3721RD 点击:
我想做一个 用摄像头+SDRAM+FPGA+VGA的摄像头显示,现在我还是小白,希望得到某位师兄的指点,助我完成这个项目! 我愿意给予报酬(当然知道大家不缺这点钱,还是希望帮我下)  请做过这个项目的大牛们留下你的宝贵经验或者指点我下 谢谢  我QQ 406634990@qq.com  谢谢

可以提供些帮助,你是公司项目还是毕业设计类

建议你使用Altera的VIP系列IP。找块DE2,模拟摄像头(PAL)-->Video Decoder-->VIP-->D/A-->VGA.

如果只是简单的接口层的处理,可以采用lattice的FPGA,里面有很多IP可以免费使用的。



    嗯 非常感谢啊!现在大3 ,应该说算是兴趣使然吧。不过对于摄像头还是小白,正在看相关的资料,还没进入实战呢! 我的QQ 406634990你能加我一下吗./



    但是我开发板和sensor都买好了   板子是cycloneII的芯片 摄像头是CF2020c-V2的,我加你QQ吗?



     大概流程这样,但是具体没懂 呵呵

1.sensor的接口电平是LVDS还是TTL?输出数据的格式是RGB还是RAW格式或者是YUV?
如果是TTL电平,则如下:
sensor的输出信号应该有HS,VS信号以及pix_clk(像素时钟)。FPGA在处理的时候,以pix_clk作为获取数据的采样时钟,然后在hs和vs的控制下输出到VGA显示。
如果是lvds接口则比较麻烦。需要做串并转换,取出hs,vs,以及DE信号。然后在送vga显示

关注中

做这个东西,搞好I/O时序是稳定的关键。



   Lattice有驱动OV系列摄像头(例如OV7725,OV5640)的IP内核么?
感觉不大可能吧。估计哪家都没有现成的,只能自己动手搞时序。
谢谢指教!不胜感激!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top