微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > FPGA结构之谜——FPGA如何实现自身单元故障自检?

FPGA结构之谜——FPGA如何实现自身单元故障自检?

时间:10-02 整理:3721RD 点击:
大神们,请问如果FPGA内部单元发生故障,FPGA是如何检测到故障的?再次配置FPGA,会自动绕开故障的单元吗?


只能检测SEU,配置SRAM的翻转,然后内部ECC或CRC校验校正。已知的只能校验1位/2位错。或者design设计者加入自己的三模冗余校验电路。
你所说的跳过错误逻辑单元基本不存在可能性。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top