微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > XILINX的DCM输出电压问题

XILINX的DCM输出电压问题

时间:10-02 整理:3721RD 点击:
我利用XILINX的DCM时钟管理模块输出一个125MHz的高频时钟,输出电平也设置为LVCMOS33,但是通过示波器观察到实际输出的时钟信号的振幅仅1V左右,请问一下这到底是什么原因造成的?

可能你的示波器的探头不匹配。

板子上的IO電壓是否正確?


正常,其他信号输出电压都正常,同时发现将频率降下来后,输出的20MHz时钟的电压输出也变得正常了。



   确认过,匹配的



    你使用的示波器取樣頻率是多少?

频率越高,需要设置的驱动电流以及摆率就越大,不然电压就上不去,这些IO管脚可设置,具体参见手册。

频率越高

see see

时钟输出的模块的硬件电路供电是多少伏,正常吗?假设你外部的实际供电只有1V,你内部的设置是不起作用的,建议检查硬件电路的供电

ucf文件中加入DRIVER驱动电流的约束试试

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top