通过FPGA烧写外部EPCQ256 flash问题请教(讨论)
时间:10-02
整理:3721RD
点击:
设计需求:通过PCIe链路对Flash进行重配置。
我现在的想法是:
1、构建一种从FPGA读写EPCQ256的控制模块,将其包含在自身设计顶层中。
2、在host端实现编程文件的传输机制,通过PCIe链路发送数据到FPGA中的控制模块,对Flash进行读写。
目前已经完成PCIe驱动的实现。主要有几个方面的疑问:
1、我们的EPCQ256是通过ASx4的方式与FPGA相连的,控制模块对这几个引脚的操作,是否可行?他们是否为专用引脚?还是只能连接Altera官方自带的SFL加载模块?
2、Altera有没有针对该应用的刷Flash的机制?或者相应的参考实例?
请教各位有相关经验的帮帮忙。先谢谢了!讨论一下也行~
我现在的想法是:
1、构建一种从FPGA读写EPCQ256的控制模块,将其包含在自身设计顶层中。
2、在host端实现编程文件的传输机制,通过PCIe链路发送数据到FPGA中的控制模块,对Flash进行读写。
目前已经完成PCIe驱动的实现。主要有几个方面的疑问:
1、我们的EPCQ256是通过ASx4的方式与FPGA相连的,控制模块对这几个引脚的操作,是否可行?他们是否为专用引脚?还是只能连接Altera官方自带的SFL加载模块?
2、Altera有没有针对该应用的刷Flash的机制?或者相应的参考实例?
请教各位有相关经验的帮帮忙。先谢谢了!讨论一下也行~
先顶起来
