微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > verilog存储器类型变量,占用资源较多 reg rom_base_10Hz

verilog存储器类型变量,占用资源较多 reg rom_base_10Hz

时间:10-02 整理:3721RD 点击:
parameter laser_out_time_table = 120;
parameter offset_before_launch = 0;

reg [22:0] rom_base_10Hz [0:laser_out_time_table-1];//2^23*20/1 000 000 000 = 0.16777216000000s

编译后的结果:
Total logic elements        5,979 / 6,272 ( 95 % )
Total combinational functions        5,959 / 6,272 ( 95 % )
Dedicated logic registers        3,196 / 6,272 ( 51 % )
Total registers        3196
Total pins        31 / 92 ( 34 % )
Total virtual pins        0
Total memory bits        256 / 276,480 ( < 1 % )
Embedded Multiplier 9-bit elements        12 / 30 ( 40 % )
Total PLLs        0 / 2 ( 0 % )


LE资源占用的较多,可以确认, reg [22:0] rom_base_10Hz [0:laser_out_time_table-1]变量,把le资源占用的很大一部分,请问如何定义变量才能使存储器类型变量占用的le资源少,或者让存储器类型变量占用M4K块,m9k块等,另外,我的程序要定义一个  reg [22:0] rom_base_10Hz [0:1000]这么大的二维数组(存储器),如何解决?

目前还不会使用ROM 或RAM,原因是,ROM RAM初始化不容易,还不会使用,请各位能帮帮忙

ROM和RAM初始化很容易,xilinx或者quartus上直接加IP核,选择memory,跟着向导走,有一个页面就是加载初始化文件的。
quartus忘记了,xilinx里面是可以直接选择初始化为0或者其他值。
如果你要初始化复杂的数据,就需要自己做初始化文件,文件格式很简单,网上查一下就有了。

直接调用 ram ip核,并不复杂,我在xilinx 的片子上操作 memory 其实并不很占资源啊

像数组这样定义使用默认会使用BRAM,你看看综合选项,是不是作了修改?



    你这块数组原意是希望用rom来替代,但是你用verilog来写代码的话,相信你是有reset的情况下给数组赋值的,而因为是有这么个赋值初始化的代码,会导致无法综合成rom或者ram的,这种代码风格是无法让综合器自动综合的。所以需要你一定要显示的生成一个rom/ram的实体,然后例化到代码里去。

只能通过例化RAM。
如果用verilog HDL写,综合出来面积时序都差,没办法的。

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top