微波EDA网,见证研发工程师的成长!
首页 > 研发问答 > 嵌入式设计讨论 > FPGA,CPLD和ASIC > 如何使用Core Generator生成的MIG 来控制DDR3进行读写操作?

如何使用Core Generator生成的MIG 来控制DDR3进行读写操作?

时间:10-02 整理:3721RD 点击:
我想使用ISE13.1 套件中的Core Generator生成的MIG来控制DDR3 SDRAM进行读写操作,在xilinx官网上下载了压缩包ml605_MIG_rdf0011_12.3._c,按照xtp047.pdf(2010版本ise12.4)里面的内容生成了MIG_v3_61 ,然后按照xtp047.pdf中要求的将example_design中相应文件进行了将RTL和example.ucf的修改,可是为什么在DOS环境下运行ise_flow.bat却不能编译生成比特文件?这样我就没有办法完成example_design的内容。
下载的压缩包里有已经编译好的example.bit文件和相应的cpj文件,下载到板子上倒是可以得到pdf中介绍的那种效果,可是我不知道实际应用中,如何能够使用生成的MIG来控制DDR3的读写?
有谁了解怎么解决?很着急,提前谢谢!

这个得需要你自己好好看看DDR3的user guide 了,里面的步骤和说明都很详细!

谢谢回复!

Copyright © 2017-2020 微波EDA网 版权所有

网站地图

Top